下表列出了主要特性,包括在該系列的不同成員之間存在差異的特性。未列出的特性適用于該系列的所有成員。
- 高效的32位56800EX數字信號處理器(DSP)引擎,具有修改過的雙哈佛架構:
- 三條內部地址總線
- 四條內部數據總線:兩條32位主總線,一條16位次級數據總線和一條16位指令總線
- 32位數據訪問
- 支持同一周期內的并發指令獲取和雙數據訪問
- 20種尋址模式
- 核心頻率為80 MHz時,最高可達8000萬條指令每秒(MIPS)
- 162條基本指令
- 指令集支持分數算術和整數算術
- 32位內部主數據總線支持8位、16位和32位數據傳輸,以及加法、減法和邏輯操作
- 單周期16 x 16位-> 32位和32 x 32位-> 64位乘法累加器(MAC),帶有雙并行移動
- 32位算術和邏輯多位移器
- 四個36位累加器,包括擴展位
- 并行指令集具有獨特的DSP尋址模式
- 硬件DO和REP循環
- 位反轉地址模式,有效支持DSP和快速傅里葉變換算法
- 完全復制的寄存器棧,用于零開銷的上下文保存和恢復:九個復制寄存器對應于九個地址寄存器(R0、R1、R2、R3、R4、R5、N、N3、M01)
- 指令集支持DSP和控制器功能
- 控制器風格的尋址模式和指令支持緊湊的代碼
- 增強的位操作指令集
- 高效的C編譯器和局部變量支持
- 軟件子程序和中斷堆棧,堆棧深度僅受內存限制
- 中斷級別的優先級設置
- JTAG/增強片上仿真(OnCE)可實現不顯著干擾且與處理器速度無關的實時調試